當前位置:編程學習大全網 - 編程語言 - 時鐘電路原理及原理圖

時鐘電路原理及原理圖

壹、時鐘電路原理

時鐘電路,就是產生象時鐘壹樣準確的振蕩電路。時鐘電路主要由晶體振蕩器、晶震控制芯片和電容三部分構成,具有價格低廉、接口簡單、使用方便等特點,目前已有了很廣泛的應用,如電子表的時鐘電路、電腦的時鐘電路、MP3/4的時鐘電路等。目前流行的串行時鐘電路有DS1302、DS1307、PCF8485等,其中,DS1302是DALLAS公司的壹種具有涓細電流充電能力的電路,采用串行數據傳輸,並為掉電保護電源提供可編程的充電功能。本文我們就以DS1302為例來對時鐘電路原理進行詳細的講解。

二、時鐘電路原理- -引腳

實時時鐘電路DS1302包括VCC1、VCC2、X1、X2、SCLK、I/O、RST、GND八個引腳。其中,VCC1用作主電源,VCC2用作備用電源,當滿足VCC1>VCC2時,由主電源向DS1302供電,當滿足VCC2>VCC1+0.2時,由備用電源向DS1302進行供電;X1和X2是32867Hz的晶振管腳,主要用於為芯片提供時鐘脈沖;SCLK為串行時鐘,主要用於提供時鐘信號以控制數據的輸入與輸出;I/O為輸入輸出設備,用作三線接口時的雙向數據線;RST主要提供復位功能,其在數據的讀寫過程中,必須保持為高電位;GND引腳用於和大地相連。

三、時鐘電路原理

DS1302的控制字節的最高有效位即位7必須是邏輯1,若該位為0,則不能把該數據寫入進DS1302中;位6為1表示存取RAM數據,為0表示存取日歷時鐘數據;位5至位1表示操作單元的地址;最低有效位即位0為1表示要進行讀操作,為0表示要進行寫操作;其控制字節總是從最低位開始進行輸出。

在控制指令字輸入後的下壹個SCLK時鐘的上升沿時,數據被寫入DS1302,數據輸入從最低有效位即位0開始。同樣,在緊跟8位的控制指令字後的下壹個SCLK脈沖的下降沿讀出DS1302的數據,數據輸出時也是從最低有效位即位0開始。

  • 上一篇:c語言運行步驟
  • 下一篇:UG坐標系改變後,如何擺正視圖
  • copyright 2024編程學習大全網