夏宇聞
國內最早推廣VERILOG設計方法,有豐富工程實踐經驗,曾獲得包括國家發明二等獎在內的多項國家級獎勵,是業界公認的大師。 夏宇聞老師為VERILOG設計方法在中國的推廣和應用做了大量工作,曾編寫和翻譯的著作有《Verilog 數字系統設計教程》、 《Verilog HDL 數字設計與綜合》、《SystemVerilog 驗證方法學》和《數字邏輯基礎與Verilog設計》等, 為VERILOG設計方法在中國的推廣和發展作出了卓越的貢獻。 夏老師嚴謹負責,離休後仍貢獻余熱,擔任北京至芯FPGA培訓中心顧問。
李老師
資深IT專家,原地礦部CV計算機協會理事,曾任大型國企(深圳某計算機公司)副總工程師,中國第壹個MIS(信息管理系統)的創始人之壹,中國第壹代彩色LED顯示屏的主要研發者之壹,國內最早的《九連環與格雷碼》的科學技術史研究者, 擔任過載波通信、視頻處理、圖像加速、密碼學項目、LVDS項目,激光項目,LED顯示屏項目等項目的課題負責人。具有的豐富的FPGA應用實踐經驗和理論成果,具有較強的教學能力。